[11-18] 面向現代FPGA架構的邏輯綜合和工藝映射方法
文章來源: | 發布時間:2020-11-17 | 【打印】 【關閉】
Title:面向現代FPGA架構的邏輯綜合和工藝映射方法
Speaker:羅國杰,北京大學信息科學技術學院長聘副教授、高能效計算與應用中心任副主任?
Time: 10:00 a.m. 2020-11-18(Wednesday)
Venue: Lecture room (334), Building 5, SKLCS, Institute of Software, CAS
Abstract:電路工藝映射將布爾電路的邏輯結構映射成可實現的門級電路結構。本講座以FPGA架構為例,簡介邏輯綜合和工藝映射的基本算法。然后介紹考慮現代FPGA的雙輸出查找表結構,將以往針對“可行割”的啟發式評估指標擴展為支持雙輸出可行割的新的工藝映射方法。實驗評估表明,與主流開源的工藝映射工具ABC相比,此工藝映射方法平均節省約14%的查找表數目,且不影響增加邏輯深度。最后將介紹針對邏輯綜合和工藝映射的開源EDA軟件架構設計。
Bio:羅國杰現任北京大學信息科學技術學院長聘副教授、高能效計算與應用中心任副主任。他于2005年獲得北京大學計算機科學技術系理學學士學位,并分別于2008年和2011年獲得美國加州大學洛杉磯校區(UCLA)計算機科學系碩士和博士學位。他曾獲2013年ACM/SIGDA杰出博士論文獎、2016年CCF-Intel青年學者提升計劃獎、以及2017年ASP-DAC十年最具影響力論文獎。他目前的研究興趣包括電子設計自動化、基于FPGA及新型器件的異構計算、以及醫學圖像分析算法。他曾擔任 ICCAD 2014-2016, ISPD 2014-2016, ASP-DAC 2013-2015, NanoArch 2013-2014 的技術委員會成員,以及IEEE TCAD, IEEE TVLSI, ACM TRETS, ACM JETC 等雜志的審稿人。